114培訓(xùn)網(wǎng)歡迎您來(lái)到強(qiáng)智數(shù)碼!

400-850-8622

全國(guó)統(tǒng)一學(xué)習(xí)專(zhuān)線(xiàn) 8:30-21:00

CPLD編程FPGA研修培訓(xùn)

授課機(jī)構(gòu):強(qiáng)智數(shù)碼

關(guān)注度:853

課程價(jià)格: 請(qǐng)咨詢(xún)客服

上課地址:請(qǐng)咨詢(xún)客服

開(kāi)課時(shí)間:滾動(dòng)開(kāi)班

咨詢(xún)熱線(xiàn):400-850-8622

在線(xiàn)報(bào)名

課程詳情在線(xiàn)報(bào)名

更新時(shí)間:2025-02-06
CPLD編程FPGA培訓(xùn)( 課 程 內(nèi) 容 一.EDA技術(shù)簡(jiǎn)介以及CPLD/FPGA 基礎(chǔ)知識(shí),QuartusII軟件入門(mén) *天 CPLD/FPGA技術(shù)的發(fā)展歷史階段和代表技術(shù) CPLD/FPGA 技術(shù)概念和發(fā)展現(xiàn)狀 單片機(jī),CPLD/FPGA,DSP的區(qū)別 與CPLD/FPGA設(shè)計(jì)相關(guān)數(shù)字電路基礎(chǔ)知識(shí)復(fù)習(xí) cpld/fpga設(shè)計(jì)中幾個(gè)基本概念 使用quartusⅡ5.1設(shè)計(jì)數(shù)字電路的基本流程 CPLD/FPGA 典型應(yīng)用領(lǐng)域一:替代傳統(tǒng)數(shù)字電路 CPLD/FPGA 典型應(yīng)用領(lǐng)域二:接口控制器 CPLD/FPGA 典型應(yīng)用領(lǐng)域三:數(shù)字信號(hào)處理 上機(jī)實(shí)踐(可編程邏輯器件集成開(kāi)發(fā)環(huán)境quartusⅡ5.1軟件使用實(shí)驗(yàn)) 第二天 FPGA 的設(shè)計(jì)流程和設(shè)計(jì)方法簡(jiǎn)介,包括原理圖、波形圖、狀態(tài)轉(zhuǎn)換圖及各種硬件描述語(yǔ)言簡(jiǎn)介 CPLD與FPGA的區(qū)別和各自的應(yīng)用領(lǐng)域 ALTERA公司FPGA的特點(diǎn)以及當(dāng)前流行的FPGA產(chǎn)品介紹 單點(diǎn)流水燈VERILOG HDL設(shè)計(jì)代碼講解 單片機(jī)通過(guò)CPLD擴(kuò)展外部IO口設(shè)計(jì)講解 上機(jī)實(shí)踐(單點(diǎn)流水燈實(shí)驗(yàn)) 第三天 CPLD/FPGA 的下載及內(nèi)部測(cè)試的配置與方法 幾種硬件描述語(yǔ)言的比較 Cpld/fpga數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn) FPGA設(shè)計(jì)規(guī)范 詳細(xì)介紹QuartusII軟件環(huán)境和使用方法 上機(jī)實(shí)踐(多點(diǎn)流水燈實(shí)驗(yàn)) 二.硬件描述語(yǔ)言(Verilog HDL / VHDL)基本語(yǔ)法和實(shí)踐 第四天 VHDL 和Verilog HDL的各自特點(diǎn)和應(yīng)用范圍 Verilog HDL的抽象級(jí)別 Verilog HDL的幾個(gè)基本概念 Verilog HDL基本結(jié)構(gòu)語(yǔ)言要素與語(yǔ)法規(guī)則 如果設(shè)計(jì)可靠的組合邏輯電路以避免毛刺的產(chǎn)生 ALTERA公司芯片如何處理內(nèi)部三態(tài)電路 典型的Verilog HDL代碼分析 1 典型的Verilog HDL代碼分析 2 上機(jī)實(shí)踐(用原理圖設(shè)計(jì)按鍵開(kāi)關(guān)燈實(shí)驗(yàn)) 第五天 Verilog HDL 里面的Reg 和 Wire類(lèi)型定義的用法和區(qū)別 Verilog HDL 里面的阻塞和非阻塞賦值的用法和區(qū)別 Verilog HDL 和C語(yǔ)言的聯(lián)系和區(qū)別 Verilog HDL 里面的系統(tǒng)任務(wù)和函數(shù)的調(diào)用方法 Verilog HDL 里面最常用的兩個(gè)語(yǔ)句IF和CASE的使用方法和注意事項(xiàng) Verilog HDL組合邏輯語(yǔ)句結(jié)構(gòu)和設(shè)計(jì)要點(diǎn) Verilog HDL時(shí)序邏輯語(yǔ)句結(jié)構(gòu)和設(shè)計(jì)要點(diǎn) Verilog HDL 程序設(shè)計(jì)中需要注意的問(wèn)題 典型電路設(shè)計(jì)實(shí)例,如雙向電路及三態(tài)控制電路設(shè)計(jì) 上機(jī)實(shí)踐(用原理圖設(shè)計(jì)時(shí)鐘實(shí)驗(yàn)) 三.FPGA設(shè)計(jì)進(jìn)階及工程設(shè)計(jì)中應(yīng)該注意的問(wèn)題 第六天 設(shè)計(jì)輸入方法(原理圖,波形圖,狀態(tài)轉(zhuǎn)換圖 ,HDL 語(yǔ)言, EDIF , LPM ,IP Core) Verilog HDL 里面的任務(wù)(TASK) 和函數(shù)(FUNCTIONG)的聯(lián)系和區(qū)別有限狀態(tài)機(jī)的設(shè)計(jì)原理及其代碼風(fēng)格 Verilog HDL 里面可綜合的代碼風(fēng)格 上機(jī)實(shí)踐(用verilog HDL語(yǔ)言設(shè)計(jì)時(shí)鐘實(shí)驗(yàn)) 第七天 邏輯綜合的原則,可綜合的代碼設(shè)計(jì)風(fēng)格,設(shè)計(jì)優(yōu)化和設(shè)計(jì)方法如:速度優(yōu)化與面積優(yōu)化 功能仿真與時(shí)序仿真的區(qū)別和適用條件 結(jié)構(gòu)綜合和布局布線(xiàn)約束規(guī)則 綜合報(bào)告的查看技巧 LogicLock(邏輯鎖定)技術(shù) Signaltap在線(xiàn)邏輯分析儀調(diào)試技術(shù) HDL代碼設(shè)計(jì)的仿真和調(diào)試技巧 FPGA硬件系統(tǒng)設(shè)計(jì)注意事項(xiàng) 12位串行輸入D/A轉(zhuǎn)換器DAC7513設(shè)計(jì)實(shí)例 上機(jī)實(shí)踐(12位D/A轉(zhuǎn)換器DAC7513實(shí)驗(yàn)) 四.FPGA工程設(shè)計(jì)實(shí)例和可編程邏輯設(shè)計(jì)指導(dǎo)原則以及FPGA最小系統(tǒng)設(shè)計(jì)方法 第八天 16位串行輸入D/A轉(zhuǎn)換器DAC7734設(shè)計(jì)實(shí)例 C51單片機(jī)與FPGA并行通信設(shè)計(jì)實(shí)例。 可編程邏輯設(shè)計(jì)指導(dǎo)原則 FPGA最小系統(tǒng)概念以及硬件系統(tǒng)的構(gòu)成,包括:FPGA主芯片電路設(shè)計(jì),JTAG 下載與調(diào)試接口,異步SRAM存儲(chǔ)器接口電路設(shè)計(jì),F(xiàn)LASH存儲(chǔ)器接口電路設(shè)計(jì),其他外圍電路設(shè)計(jì),電源,時(shí)鐘和復(fù)位電路設(shè)計(jì) FPGA最小系統(tǒng)的調(diào)試方法和技巧 利用最小系統(tǒng)構(gòu)建復(fù)雜系統(tǒng)的方法 上機(jī)實(shí)踐(單片機(jī)與FPGA并行通信實(shí)驗(yàn)) *單片機(jī)培訓(xùn)網(wǎng)開(kāi)設(shè)的課程有Protel99 SE 原理圖 PCB速成班;電子電路硬件綜合班;51單片機(jī)匯編語(yǔ)言培訓(xùn);單片機(jī)C語(yǔ)言培訓(xùn);ARM原理與驅(qū)動(dòng)開(kāi)發(fā)設(shè)計(jì);嵌入式Linux系統(tǒng)開(kāi)發(fā);DSP數(shù)字信號(hào)處理;CPLD編程FPGA培訓(xùn);Delphi程序設(shè)計(jì);平板電視機(jī)原理與維修;單片機(jī)解密加密等絕密技術(shù)培訓(xùn);項(xiàng)目指導(dǎo)就業(yè)班;電子工程師實(shí)訓(xùn)班;單片機(jī)工程師實(shí)訓(xùn)班;高級(jí)工程師實(shí)訓(xùn)班等
姓名不能為空
手機(jī)號(hào)格式錯(cuò)誤